产品说明
LVX161284包含8个双向数据缓冲器和11个控制/状态缓冲器实施一个全IEEE 1284兼容的接口。 该器件支持IEEE 1284标准,设计在扩展能力端口模式(ECP)下使用。 引脚允许从附件(A端)轻松连接至主机(电缆端)。 电缆端的输出可被配置为开路漏极或高驱动(± 14 mA)并连接至一个单独的电源引脚(VCC电缆)以允许输出有一个比A端更高的电源电压驱动。 电缆端此类输出的上拉和下拉串联端电阻被优化用于驱动一个外部电缆。 此外,所有电缆端的输入(除HLH外)和输出包含连接至VCC电缆电源的内部上拉电阻,以为开路漏极模式提供合适的终端和上拉电阻。 外设端的输出为设计为与3V逻辑接口的标准低驱动CMOS输出。 DIR输入控制A1-A8/B1-B8收发器引脚上的数据流。